опис
Сімейство MachXO2 енергонезалежних PLD із надмалою потужністю, миттєвим увімкненням включає шість пристроїв із щільністю від 256 до 6864 таблиць перегляду (LUT).Окрім недорогої програмованої логіки на основі LUT, ці пристрої мають вбудовану блочну оперативну пам’ять (EBR), розподілену оперативну пам’ять, користувальницьку флеш-пам’ять (UFM), цикли фазового автопідстроювання (PLL), підтримку попередньо сконструйованого джерела синхронного введення-виведення, підтримку розширеної конфігурації. включаючи можливість подвійного завантаження та посилені версії часто використовуваних функцій, таких як контролер SPI, контролер I2 C і таймер/лічильник.Ці функції дозволяють використовувати ці пристрої в недорогих споживчих і системних додатках із великим обсягом.Пристрої MachXO2 розроблені за 65-нм енергонезалежним техпроцесом із низьким енергоспоживанням.Архітектура пристрою має кілька функцій, таких як програмовані диференціальні вводи-виходи з низьким коливанням і можливість динамічно вимикати банки вводу-виводу, вбудовані схеми ФАПЧ і генератори.Ці функції допомагають керувати статичним і динамічним споживанням енергії, що призводить до низької статичної потужності для всіх членів родини.Пристрої MachXO2 доступні в двох версіях – пристрої наднизької потужності (ZE) і пристрої високої продуктивності (HC і HE).Пристрої з наднизькою потужністю пропонуються в трьох класах швидкості –1, –2 і –3, причому –3 є найшвидшим.Аналогічно, високопродуктивні пристрої пропонуються в трьох класах швидкості: –4, –5 і –6, причому –6 є найшвидшим.Пристрої HC мають внутрішній лінійний стабілізатор напруги, який підтримує зовнішню напругу живлення VCC 3,3 В або 2,5 В. Пристрої ZE та HE приймають лише 1,2 В як зовнішню напругу живлення VCC.За винятком напруги джерела живлення, усі три типи пристроїв (ZE, HC та HE) функціонально сумісні та сумісні один з одним.MachXO2 PLD доступні в широкому діапазоні вдосконалених корпусів без галогенів, починаючи від компактного WLCSP 2,5 мм x 2,5 мм до fpBGA 23 мм x 23 мм.Пристрої MachXO2 підтримують міграцію щільності в одному пакеті.Таблиця 1-1 показує щільність LUT, параметри пакетів і вводу/виводу, а також інші ключові параметри.Попередньо сконструйована синхронна логіка джерела, реалізована в сімействі пристроїв MachXO2, підтримує широкий спектр стандартів інтерфейсу, включаючи LPDDR, DDR, DDR2 і 7:1 для вводу-виводу дисплея.
Технічні характеристики: | |
Атрибут | Значення |
Категорія | Інтегральні схеми (ІС) |
Вбудований - FPGA (програмована вентильна матриця) | |
Виробник | Корпорація Lattice Semiconductor |
Серія | MachXO2 |
Пакет | Піднос |
Статус частини | Активний |
Кількість LAB/CLB | 160 |
Кількість логічних елементів/комірок | 1280 |
Загальна кількість біт оперативної пам’яті | 65536 |
Кількість входів/виходів | 107 |
Напруга - живлення | 2,375 В ~ 3,465 В |
Тип монтажу | Поверхневий монтаж |
Робоча температура | -40°C ~ 100°C (ТДж) |
Пакет / футляр | 144-LQFP |
Пакет пристроїв постачальника | 144-TQFP (20x20) |
Базовий номер продукту | LCMXO2-1200 |